博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
makefile
阅读量:2397 次
发布时间:2019-05-10

本文共 31619 字,大约阅读时间需要 105 分钟。

makefile  

 

转自:

概述

什么是makefile?或许很多Winodws的程序员都不知道这个东西,因为那些Windows的IDE都为你做了这个工作,但我觉得要作一个好的和 professional的程序员,makefile还是要懂这就好像现在有这么多的HTML的编辑器,但如果你想成为一个专业人士,你还是要了解 HTML的标识的含义特别在Unix下的软件编译,你就不能不自己写makefile了,会不会写makefile,从一个侧面说明了一个人是否具备完成大型工程的能力

因为,makefile关系到了整个工程的编译规则一个工程中的源文件不计数,其按类型功能模块分别放在若干个目录中,makefile定义了一系列的规则来指定,哪些文件需要先编译,哪些文件需要后编译,哪些文件需要重新编译,甚至于进行更复杂的功能操作,因为makefile就像一个Shell脚本一样,其中也可以执行操作系统的命令

makefile 带来的好处就是自动化编译,一旦写好,只需要一个make命令,整个工程完全自动编译,极大的提高了软件开发的效率make是一个命令工具,是一个解释 makefile中指令的命令工具,一般来说,大多数的IDE都有这个命令,比如:Delphi的make,Visual C++的 nmake,Linux下GNU的make可见,makefile都成为了一种在工程方面的编译方法

现在讲述如何写makefile的文章比较少,这是我想写这篇文章的原因当然,不同产商的make各不相同,也有不同的语法,但其本质都是在文件依赖性上做文章,这里,我仅对GNU的make进行讲述,我的环境是RedHat Linux 8.0,make的版本是3.80必竟,这个make是应用最为广泛的,也是用得最多的而且其还是最遵循于IEEE 1003.2-1992 标准的(POSIX.2)

在这篇文档中,将以C/C++的源码作为我们基础,所以必然涉及一些关于C/C++的编译的知识,相关于这方面的内容,还请各位查看相关的编译器的文档这里所默认的编译器是UNIX下的GCC和CC

 

关于程序的编译和链接

在此,我想多说关于程序编译的一些规范和方法,一般来说,无论是CC++还是pas,首先要把源文件编译成中间代码文件,在Windows下也就是 .obj 文件,UNIX下是 .o 文件,即 Object File,这个动作叫做编译(compile)然后再把大量的Object File 合成执行文件,这个动作叫作链接(link)

编译时,编译器需要的是语法的正确,函数与变量的声明的正确对于后者,通常是你需要告诉编译器头文件的所在位置(头文件中应该只是声明,而定义应该放在C/C++文件中),只要所有的语法正确,编译器就可以编译出中间目标文件一般来说,每个源文件都应该对应于一个中间目标文件(O文件或是OBJ文件)

链接时,主要是链接函数和全局变量,所以,我们可以使用这些中间目标文件(O文件或是OBJ文件)来链接我们的应用程序链接器并不管函数所在的源文件,只管函数的中间目标文件(Object File),在大多数时候,由于源文件太多,编译生成的中间目标文件太多,而在链接时需要明显地指出中间目标文件名,这对于编译很不方便,所以,我们要给中间目标文件打个包,在Windows下这种包叫库文件(Library File),也就是 .lib 文件,在 UNIX下,是Archive File,也就是 .a 文件

总结一下,源文件首先会生成中间目标文件,再由中间目标文件生成执行文件在编译时,编译器只检测程序语法,和函数变量是否被声明如果函数未被声明,编译器会给出一个警告,但可以生成Object File而在链接程序时,链接器会在所有的Object File中找寻函数的实现,如果找不到,那到就会报链接错误码(Linker Error),在VC下,这种错误一般是:Link 2001错误,意思说是说,链接器未能找到函数的实现你需要指定函数的 Object File.

好,言归正传,GNU的make有许多的内容,闲言少叙,还是让我们开始吧

 

Makefile 介绍

make命令执行时,需要一个 Makefile 文件,以告诉make命令需要怎么样的去编译和链接程序

首先,我们用一个示例来说明Makefile的书写规则以便给大家一个感兴认识这个示例来源于GNU的make使用手册,在这个示例中,我们的工程有8个C文件,和3个头文件,我们要写一个Makefile来告诉make命令如何编译和链接这几个文件我们的规则是:

    1)如果这个工程没有编译过,那么我们的所有C文件都要编译并被链接

    2)如果这个工程的某几个C文件被修改,那么我们只编译被修改的C文件,并链接目标程序

    3)如果这个工程的头文件被改变了,那么我们需要编译引用了这几个头文件的C文件,并链接目标程序

只要我们的Makefile写得够好,所有的这一切,我们只用一个make命令就可以完成,make命令会自动智能地根据当前的文件修改的情况来确定哪些文件需要重编译,从而自己编译所需要的文件和链接目标程序

一Makefile的规则

在讲述这个Makefile之前,还是让我们先来粗略地看一看Makefile的规则

    target ... : prerequisites ...

            command

            ...

            ...

    target也就是一个目标文件,可以是Object File,也可以是执行文件还可以是一个标签(Label),对于标签这种特性,在后续的伪目标章节中会有叙述

    prerequisites就是,要生成那个target所需要的文件或是目标

    command也就是make需要执行的命令(任意的Shell命令)

这是一个文件的依赖关系,也就是说,target这一个或多个的目标文件依赖于prerequisites中的文件,其生成规则定义在command中说白一点就是说,prerequisites中如果有一个以上的文件比target文件要新的话,command所定义的命令就会被执行这就是 Makefile的规则也就是Makefile中最核心的内容

说到底,Makefile的东西就是这样一点,好像我的这篇文档也该结束了呵呵还不尽然,这是Makefile的主线和核心,但要写好一个Makefile还不够,我会以后面一点一点地结合我的工作经验给你慢慢到来内容还多着呢:)

二一个示例

正如前面所说的,如果一个工程有3个头文件,和8个C文件,我们为了完成前面所述的那三个规则,我们的Makefile应该是下面的这个样子的

    edit : main.o kbd.o command.o display.o \

           insert.o search.o files.o utils.o

            cc -o edit main.o kbd.o command.o display.o \

                       insert.o search.o files.o utils.o

    main.o : main.c defs.h

            cc -c main.c

    kbd.o : kbd.c defs.h command.h

            cc -c kbd.c

    command.o : command.c defs.h command.h

            cc -c command.c

    display.o : display.c defs.h buffer.h

            cc -c display.c

    insert.o : insert.c defs.h buffer.h

            cc -c insert.c

    search.o : search.c defs.h buffer.h

            cc -c search.c

    files.o : files.c defs.h buffer.h command.h

            cc -c files.c

    utils.o : utils.c defs.h

            cc -c utils.c

    clean :

            rm edit main.o kbd.o command.o display.o \

               insert.o search.o files.o utils.o

反斜杠(\)是换行符的意思这样比较便于Makefile的易读我们可以把这个内容保存在文件为Makefile或makefile的文件中,然后在该目录下直接输入命令make就可以生成执行文件edit如果要删除执行文件和所有的中间目标文件,那么,只要简单地执行一下make clean就可以了

在这个makefile中,目标文件(target)包含:执行文件edit和中间目标文件(*.o),依赖文件(prerequisites)就是冒号后面的那些 .c 文件和 .h文件每一个 .o 文件都有一组依赖文件,而这些 .o 文件又是执行文件 edit 的依赖文件依赖关系的实质上就是说明了目标文件是由哪些文件生成的,换言之,目标文件是哪些文件更新的

在定义好依赖关系后,后续的那一行定义了如何生成目标文件的操作系统命令,一定要以一个Tab键作为开头记住,make并不管命令是怎么工作的,他只管执行所定义的命令make会比较targets文件和prerequisites文件的修改日期,如果prerequisites文件的日期要比targets文件的日期要新,或者target不存在的话,那么,make就会执行后续定义的命令

这里要说明一点的是,clean不是一个文件,它只不过是一个动作名字,有点像C语言中的lable一样,其冒号后什么也没有,那么,make就不会自动去找文件的依赖性,也就不会自动执行其后所定义的命令要执行其后的命令,就要在make命令后明显得指出这个lable的名字这样的方法非常有用,我们可以在一个makefile中定义不用的编译或是和编译无关的命令,比如程序的打包,程序的备份,等等

三make是如何工作的

在默认的方式下,也就是我们只输入make命令那么,

    1make会在当前目录下找名字叫Makefile或makefile的文件

    2如果找到,它会找文件中的第一个目标文件(target),在上面的例子中,他会找到edit这个文件,并把这个文件作为最终的目标文件

    3如果edit文件不存在,或是edit所依赖的后面的 .o 文件的文件修改时间要比edit这个文件新,那么,他就会执行后面所定义的命令来生成edit这个文件

    4如果edit所依赖的.o文件也存在,那么make会在当前文件中找目标为.o文件的依赖性,如果找到则再根据那一个规则生成.o文件(这有点像一个堆栈的过程)

    5当然,你的C文件和H文件是存在的啦,于是make会生成 .o 文件,然后再用 .o 文件生命make的终极任务,也就是执行文件edit了

这就是整个make的依赖性,make会一层又一层地去找文件的依赖关系,直到最终编译出第一个目标文件在找寻的过程中,如果出现错误,比如最后被依赖的文件找不到,那么make就会直接退出,并报错,而对于所定义的命令的错误,或是编译不成功,make根本不理make只管文件的依赖性,即,如果在我找了依赖关系之后,冒号后面的文件还是不在,那么对不起,我就不工作啦

通过上述分析,我们知道,像clean这种,没有被第一个目标文件直接或间接关联,那么它后面所定义的命令将不会被自动执行,不过,我们可以显示要make执行即命令make clean,以此来清除所有的目标文件,以便重编译

于是在我们编程中,如果这个工程已被编译过了,当我们修改了其中一个源文件,比如file.c,那么根据我们的依赖性,我们的目标file.o会被重编译(也就是在这个依性关系后面所定义的命令),于是file.o的文件也是最新的啦,于是file.o的文件修改时间要比edit要新,所以edit也会被重新链接了(详见edit目标文件后定义的命令)

而如果我们改变了command.h,那么,kdb.ocommand.o和files.o都会被重编译,并且,edit会被重链接

四makefile中使用变量

在上面的例子中,先让我们看看edit的规则:

      edit : main.o kbd.o command.o display.o \

                  insert.o search.o files.o utils.o

            cc -o edit main.o kbd.o command.o display.o \

                       insert.o search.o files.o utils.o

我们可以看到[.o]文件的字符串被重复了两次,如果我们的工程需要加入一个新的[.o]文件,那么我们需要在两个地方加(应该是三个地方,还有一个地方在 clean中)当然,我们的makefile并不复杂,所以在两个地方加也不累,但如果makefile变得复杂,那么我们就有可能会忘掉一个需要加入的地方,而导致编译失败所以,为了makefile的易维护,在makefile中我们可以使用变量makefile的变量也就是一个字符串,理解成C语言中的宏可能会更好

比如,我们声明一个变量,叫objects, OBJECTS, objs, OBJS, obj, 或是 OBJ,反正不管什么啦,只要能够表示obj文件就行了我们在makefile一开始就这样定义:

     objects = main.o kbd.o command.o display.o \

              insert.o search.o files.o utils.o

于是,我们就可以很方便地在我们的makefile中以$(objects)的方式来使用这个变量了,于是我们的改良版makefile就变成下面这个样子:

    objects = main.o kbd.o command.o display.o \

              insert.o search.o files.o utils.o

    edit : $(objects)

            cc -o edit $(objects)

    main.o : main.c defs.h

            cc -c main.c

    kbd.o : kbd.c defs.h command.h

            cc -c kbd.c

    command.o : command.c defs.h command.h

            cc -c command.c

    display.o : display.c defs.h buffer.h

            cc -c display.c

    insert.o : insert.c defs.h buffer.h

            cc -c insert.c

    search.o : search.c defs.h buffer.h

            cc -c search.c

    files.o : files.c defs.h buffer.h command.h

            cc -c files.c

    utils.o : utils.c defs.h

            cc -c utils.c

    clean :

            rm edit $(objects)

于是如果有新的 .o 文件加入,我们只需简单地修改一下 objects 变量就可以了

关于变量更多的话题,我会在后续给你一一道来

五让make自动推导

GNU的make很强大,它可以自动推导文件以及文件依赖关系后面的命令,于是我们就没必要去在每一个[.o]文件后都写上类似的命令,因为,我们的make会自动识别,并自己推导命令

只要make看到一个[.o]文件,它就会自动的把[.c]文件加在依赖关系中,如果make找到一个whatever.o,那么whatever.c,就会是whatever.o的依赖文件并且 cc -c whatever.c 也会被推导出来,于是,我们的makefile再也不用写得这么复杂我们的是新的makefile又出炉了

    objects = main.o kbd.o command.o display.o \

              insert.o search.o files.o utils.o

    edit : $(objects)

            cc -o edit $(objects)

    main.o : defs.h

    kbd.o : defs.h command.h

    command.o : defs.h command.h

    display.o : defs.h buffer.h

    insert.o : defs.h buffer.h

    search.o : defs.h buffer.h

    files.o : defs.h buffer.h command.h

    utils.o : defs.h

    .PHONY : clean

    clean :

            rm edit $(objects)

这种方法,也就是make的隐晦规则上面文件内容中,.PHONY表示,clean是个伪目标文件

关于更为详细的隐晦规则和伪目标文件,我会在后续给你一一道来

六另类风格的makefile

即然我们的make可以自动推导命令,那么我看到那堆[.o]和[.h]的依赖就有点不爽,那么多的重复的[.h],能不能把其收拢起来,好吧,没有问题,这个对于make来说很容易,谁叫它提供了自动推导命令和文件的功能呢?来看看最新风格的makefile吧

    objects = main.o kbd.o command.o display.o \

              insert.o search.o files.o utils.o

    edit : $(objects)

            cc -o edit $(objects)

    $(objects) : defs.h

    kbd.o command.o files.o : command.h

    display.o insert.o search.o files.o : buffer.h

    .PHONY : clean

    clean :

            rm edit $(objects)

这种风格,让我们的makefile变得很简单,但我们的文件依赖关系就显得有点凌乱了鱼和熊掌不可兼得还看你的喜好了我是不喜欢这种风格的,一是文件的依赖关系看不清楚,二是如果文件一多,要加入几个新的.o文件,那就理不清楚了

七清空目标文件的规则

每个Makefile中都应该写一个清空目标文件(.o和执行文件)的规则,这不仅便于重编译,也很利于保持文件的清洁这是一个修养(呵呵,还记得我的编程修养吗)一般的风格都是:

        clean:

            rm edit $(objects)

更为稳健的做法是:

        .PHONY : clean

        clean :

                -rm edit $(objects)

前面说过,.PHONY意思表示clean是一个伪目标,而在rm命令前面加了一个小减号的意思就是,也许某些文件出现问题,但不要管,继续做后面的事当然,clean的规则不要放在文件的开头,不然,这就会变成make的默认目标,相信谁也不愿意这样不成文的规矩是clean从来都是放在文件的最后

上面就是一个makefile的概貌,也是makefile的基础,下面还有很多makefile的相关细节,准备好了吗?准备好了就来

 

一Makefile里有什么?

Makefile里主要包含了五个东西:显式规则隐晦规则变量定义文件指示和注释

1显式规则显式规则说明了,如何生成一个或多的的目标文件这是由Makefile的书写者明显指出,要生成的文件,文件的依赖文件,生成的命令

2隐晦规则由于我们的make有自动推导的功能,所以隐晦的规则可以让我们比较粗糙地简略地书写Makefile,这是由make所支持的

3变量的定义在Makefile中我们要定义一系列的变量,变量一般都是字符串,这个有点你C语言中的宏,当Makefile被执行时,其中的变量都会被扩展到相应的引用位置上

4 文件指示其包括了三个部分,一个是在一个Makefile中引用另一个Makefile,就像C语言中的include一样;另一个是指根据某些情况指定 Makefile中的有效部分,就像C语言中的预编译#if一样;还有就是定义一个多行的命令有关这一部分的内容,我会在后续的部分中讲述

5注释Makefile中只有行注释,和UNIX的Shell脚本一样,其注释是用#字符,这个就像C/C++中的//一样如果你要在你的Makefile中使用#字符,可以用反斜框进行转义,如:\#

最后,还值得一提的是,在Makefile中的命令,必须要以[Tab]键开始

二Makefile的文件名

默认的情况下,make命令会在当前目录下按顺序找寻文件名为GNUmakefilemakefileMakefile的文件,找到了解释这个文件在这三个文件名中,最好使用Makefile这个文件名,因为,这个文件名第一个字符为大写,这样有一种显目的感觉最好不要用GNUmakefile,这个文件是 GNU的make识别的有另外一些make只对全小写的makefile文件名敏感,但是基本上来说,大多数的make都支持makefile和 Makefile这两种默认文件名

当然,你可以使用别的文件名来书写 Makefile,比如:Make.Linux,Make.Solaris,Make.AIX等,如果要指定特定的Makefile,你可以使用make 的-f和--file参数,如:make -f Make.Linux或make --file Make.AIX

三引用其它的Makefile

在Makefile使用include关键字可以把别的Makefile包含进来,这很像C语言的#include,被包含的文件会原模原样的放在当前文件的包含位置include的语法是:

    include <filename>;

    filename可以是当前操作系统Shell的文件模式(可以保含路径和通配符)

在 include前面可以有一些空字符,但是绝不能是[Tab]键开始include和<filename>;可以用一个或多个空格隔开举个例子,你有这样几个Makefile:a.mkb.mkc.mk,还有一个文件叫foo.make,以及一个变量$(bar),其包含了e.mk和 f.mk,那么,下面的语句:

    include foo.make *.mk $(bar)

    等价于:

    include foo.make a.mk b.mk c.mk e.mk f.mk

make 命令开始时,会把找寻include所指出的其它Makefile,并把其内容安置在当前的位置就好像C/C++的#include指令一样如果文件都没有指定绝对路径或是相对路径的话,make会在当前目录下首先寻找,如果当前目录下没有找到,那么,make还会在下面的几个目录下找:

    1如果make执行时,有-I或--include-dir参数,那么make就会在这个参数所指定的目录下去寻找

    2如果目录<prefix>;/include(一般是:/usr/local/bin或/usr/include)存在的话,make也会去找

如果有文件没有找到的话,make会生成一条警告信息,但不会马上出现致命错误它会继续载入其它的文件,一旦完成makefile的读取,make会再重试这些没有找到,或是不能读取的文件,如果还是不行,make才会出现一条致命信息如果你想让make不理那些无法读取的文件,而继续执行,你可以在 include前加一个减号-如:

    -include <filename>;

    其表示,无论include过程中出现什么错误,都不要报错继续执行和其它版本make兼容的相关命令是sinclude,其作用和这一个是一样的

四环境变量 MAKEFILES 

如果你的当前环境中定义了环境变量MAKEFILES,那么,make会把这个变量中的值做一个类似于include的动作这个变量中的值是其它的 Makefile,用空格分隔只是,它和include不同的是,从这个环境变中引入的Makefile的目标不会起作用,如果环境变量中定义的文件发现错误,make也会不理

但是在这里我还是建议不要使用这个环境变量,因为只要这个变量一被定义,那么当你使用make时,所有的Makefile都会受到它的影响,这绝不是你想看到的在这里提这个事,只是为了告诉大家,也许有时候你的Makefile出现了怪事,那么你可以看看当前环境中有没有定义这个变量

五make的工作方式

GNU的make工作时的执行步骤入下:(想来其它的make也是类似)

    1读入所有的Makefile

    2读入被include的其它Makefile

    3初始化文件中的变量

    4推导隐晦规则,并分析所有规则

    5为所有的目标文件创建依赖关系链

    6根据依赖关系,决定哪些目标要重新生成

    7执行生成命令

1-5步为第一个阶段,6-7为第二个阶段第一个阶段中,如果定义的变量被使用了,那么,make会把其展开在使用的位置但make并不会完全马上展开,make使用的是拖延战术,如果变量出现在依赖关系的规则中,那么仅当这条依赖被决定要使用了,变量才会在其内部展开

当然,这个工作方式你不一定要清楚,但是知道这个方式你也会对make更为熟悉有了这个基础,后续部分也就容易看懂了

*********************************************************************************

书写规则

规则包含两个部分,一个是依赖关系,一个是生成目标的方法

在 Makefile中,规则的顺序是很重要的,因为,Makefile中只应该有一个最终目标,其它的目标都是被这个目标所连带出来的,所以一定要让 make知道你的最终目标是什么一般来说,定义在Makefile中的目标可能会有很多,但是第一条规则中的目标将被确立为最终的目标如果第一条规则中的目标有很多个,那么,第一个目标会成为最终的目标make所完成的也就是这个目标

好了,还是让我们来看一看如何书写规则

一规则举例

    foo.o : foo.c defs.h       # foo模块

            cc -c -g foo.c

看到这个例子,各位应该不是很陌生了,前面也已说过,foo.o是我们的目标,foo.c和defs.h是目标所依赖的源文件,而只有一个命令cc -c -g foo.c(以Tab键开头)这个规则告诉我们两件事:

    1文件的依赖关系,foo.o依赖于foo.c和defs.h的文件,如果foo.c和defs.h的文件日期要比foo.o文件日期要新,或是foo.o不存在,那么依赖关系发生

    2如果生成(或更新)foo.o文件也就是那个cc命令,其说明了,如何生成foo.o这个文件(当然foo.c文件include了defs.h文件)

二规则的语法

      targets : prerequisites

        command

        ...

      或是这样: 

      targets : prerequisites ; command

            command

            ...

targets是文件名,以空格分开,可以使用通配符一般来说,我们的目标基本上是一个文件,但也有可能是多个文件

command是命令行,如果其不与target:prerequisites在一行,那么,必须以[Tab键]开头,如果和prerequisites在一行,那么可以用分号做为分隔(见上)

prerequisites也就是目标所依赖的文件(或依赖目标)如果其中的某个文件要比目标文件要新,那么,目标就被认为是过时的,被认为是需要重生成的这个在前面已经讲过了

如果命令太长,你可以使用反斜框(\)作为换行符make对一行上有多少个字符没有限制规则告诉make两件事,文件的依赖关系和如何成成目标文件

一般来说,make会以UNIX的标准Shell,也就是/bin/sh来执行命令

三在规则中使用通配符

如果我们想定义一系列比较类似的文件,我们很自然地就想起使用通配符make支持三各通配符:*,?和[...]这是和Unix的B-Shell是相同的

波浪号(~)字符在文件名中也有比较特殊的用途如果是~/test,这就表示当前用户的$HOME目录下的test目录而~hchen/test则表示用户 hchen的宿主目录下的test目录(这些都是Unix下的小知识了,make也支持)而在Windows或是MS-DOS下,用户没有宿主目录,那么波浪号所指的目录则根据环境变量HOME而定

通配符代替了你一系列的文件,如*.c表示所以后缀为c的文件一个需要我们注意的是,如果我们的文件名中有通配符,如:*,那么可以用转义字符\,如\*来表示真实的*字符,而不是任意长度的字符串

好吧,还是先来看几个例子吧:

    clean:

         rm -f *.o

    上面这个例子我不不多说了,这是操作系统Shell所支持的通配符这是在命令中的通配符

    print: *.c

         lpr -p $?

         touch print

    上面这个例子说明了通配符也可以在我们的规则中,目标print依赖于所有的[.c]文件其中的$?是一个自动化变量,我会在后面给你讲述

    objects = *.o

    上面这个例子,表示了,通符同样可以用在变量中并不是说[*.o]会展开,不!objects的值就是*.oMakefile中的变量其实就是C/C++中的宏如果你要让通配符在变量中展开,也就是让objects的值是所有[.o]的文件名的集合,那么,你可以这样:

    objects := $(wildcard *.o)

这种用法由关键字wildcard指出,关于Makefile的关键字,我们将在后面讨论

四文件搜寻

在一些大的工程中,有大量的源文件,我们通常的做法是把这许多的源文件分类,并存放在不同的目录中所以,当make需要去找寻文件的依赖关系时,你可以在文件前加上路径,但最好的方法是把一个路径告诉make,让make在自动去找

Makefile文件中的特殊变量VPATH就是完成这个功能的,如果没有指明这个变量,make只会在当前的目录中去找寻依赖文件和目标文件如果定义了这个变量,那么,make就会在当当前目录找不到的情况下,到所指定的目录中去找寻文件了

    VPATH = src:../headers

上面的的定义指定两个目录,src和../headers,make会按照这个顺序进行搜索目录由冒号分隔(当然,当前目录永远是最高优先搜索的地方)

另一个设置文件搜索路径的方法是使用make的vpath关键字(注意,它是全小写的),这不是变量,这是一个make的关键字,这和上面提到的那个VPATH变量很类似,但是它更为灵活它可以指定不同的文件在不同的搜索目录中这是一个很灵活的功能它的使用方法有三种:

    1vpath <pattern>; <directories>;

    为符合模式<pattern>;的文件指定搜索目录<directories>;

    2vpath <pattern>;

    清除符合模式<pattern>;的文件的搜索目录

    3vpath

    清除所有已被设置好了的文件搜索目录

vapth 使用方法中的<pattern>;需要包含%字符%的意思是匹配零或若干字符,例如,%.h表示所有以.h结尾的文件<pattern>;指定了要搜索的文件集,而<directories>;则指定了<pattern>;的文件集的搜索的目录例如:

    vpath %.h ../headers

该语句表示,要求make在../headers目录下搜索所有以.h结尾的文件(如果某文件在当前目录没有找到的话)

我们可以连续地使用vpath语句,以指定不同搜索策略如果连续的vpath语句中出现了相同的<pattern>;,或是被重复了的<pattern>;,那么,make会按照vpath语句的先后顺序来执行搜索如:

    vpath %.c foo

    vpath %   blish

    vpath %.c bar

其表示.c结尾的文件,先在foo目录,然后是blish,最后是bar目录

    vpath %.c foo:bar

    vpath %   blish

而上面的语句则表示.c结尾的文件,先在foo目录,然后是bar目录,最后才是blish目录

五伪目标

最早先的一个例子中,我们提到过一个clean的目标,这是一个伪目标,

    clean:

            rm *.o temp

正像我们前面例子中的clean一样,即然我们生成了许多文件编译文件,我们也应该提供一个清除它们的目标以备完整地重编译而用 (以make clean来使用该目标)

因为,我们并不生成clean这个文件伪目标并不是一个文件,只是一个标签,由于伪目标不是文件,所以make无法生成它的依赖关系和决定它是否要执行我们只有通过显示地指明这个目标才能让其生效当然,伪目标的取名不能和文件名重名,不然其就失去了伪目标的意义了

当然,为了避免和文件重名的这种情况,我们可以使用一个特殊的标记.PHONY来显示地指明一个目标是伪目标,向make说明,不管是否有这个文件,这个目标就是伪目标

    .PHONY : clean

只要有这个声明,不管是否有clean文件,要运行clean这个目标,只有make clean这样于是整个过程可以这样写:

     .PHONY: clean

    clean:

            rm *.o temp

伪目标一般没有依赖的文件但是,我们也可以为伪目标指定所依赖的文件伪目标同样可以作为默认目标,只要将其放在第一个一个示例就是,如果你的 Makefile需要一口气生成若干个可执行文件,但你只想简单地敲一个make完事,并且,所有的目标文件都写在一个Makefile中,那么你可以使用伪目标这个特性:

    all : prog1 prog2 prog3

    .PHONY : all

    prog1 : prog1.o utils.o

            cc -o prog1 prog1.o utils.o

    prog2 : prog2.o

            cc -o prog2 prog2.o

    prog3 : prog3.o sort.o utils.o

            cc -o prog3 prog3.o sort.o utils.o

我们知道,Makefile中的第一个目标会被作为其默认目标我们声明了一个all的伪目标,其依赖于其它三个目标由于伪目标的特性是,总是被执行的,所以其依赖的那三个目标就总是不如all这个目标新所以,其它三个目标的规则总是会被决议也就达到了我们一口气生成多个目标的目的.PHONY : all声明了all这个目标为伪目标

随便提一句,从上面的例子我们可以看出,目标也可以成为依赖所以,伪目标同样也可成为依赖看下面的例子:

    .PHONY: cleanall cleanobj cleandiff

    cleanall : cleanobj cleandiff

            rm program

    cleanobj :

            rm *.o

    cleandiff :

            rm *.diff

make clean将清除所有要被清除的文件cleanobj和cleandiff这两个伪目标有点像子程序的意思我们可以输入make cleanall和make cleanobj和make cleandiff命令来达到清除不同种类文件的目的

六多目标

Makefile 的规则中的目标可以不止一个,其支持多目标,有可能我们的多个目标同时依赖于一个文件,并且其生成的命令大体类似于是我们就能把其合并起来当然,多个目标的生成规则的执行命令是同一个,这可能会可我们带来麻烦,不过好在我们的可以使用一个自动化变量$@(关于自动化变量,将在后面讲述),这个变量表示着目前规则中所有的目标的集合,这样说可能很抽象,还是看一个例子吧

    bigoutput littleoutput : text.g

            generate text.g -$(subst output,,$@) >; $@

    上述规则等价于:

    bigoutput : text.g

            generate text.g -big >; bigoutput

    littleoutput : text.g

            generate text.g -little >; littleoutput

    其中,-$(subst output,,$@)中的$表示执行一个Makefile的函数,函数名为subst,后面的为参数关于函数,将在后面讲述这里的这个函数是截取字符串的意思,$@表示目标的集合,就像一个数组,$@依次取出目标,并执于命令

七静态模式

静态模式可以更加容易地定义多目标的规则,可以让我们的规则变得更加的有弹性和灵活我们还是先来看一下语法:

    <targets ...>;: <target-pattern>;: <prereq-patterns ...>;

            <commands>;

            ...

    targets定义了一系列的目标文件,可以有通配符是目标的一个集合

    target-parrtern是指明了targets的模式,也就是的目标集模式

    prereq-parrterns是目标的依赖模式,它对target-parrtern形成的模式再进行一次依赖目标的定义

这样描述这三个东西,可能还是没有说清楚,还是举个例子来说明一下吧如果我们的<target-parrtern>;定义成%.o,意思是我们的<target>;集合中都是以.o结尾的,而如果我们的<prereq-parrterns>;定义成%.c,意思是对<target-parrtern>;所形成的目标集进行二次定义,其计算方法是,取<target-parrtern>;模式中的%(也就是去掉了[.o]这个结尾),并为其加上[.c]这个结尾,形成的新集合

所以,我们的目标模式或是依赖模式中都应该有%这个字符,如果你的文件名中有%那么你可以使用反斜杠\进行转义,来标明真实的%字符

看一个例子:

    objects = foo.o bar.o

    all: $(objects)

    $(objects): %.o: %.c

            $(CC) -c $(CFLAGS) $< -o $@

上面的例子中,指明了我们的目标从$object中获取,%.o表明要所有以.o结尾的目标,也就是foo.o bar.o,也就是变量$object集合的模式,而依赖模式%.c则取模式%.o的%,也就是foo bar,并为其加下.c的后缀,于是,我们的依赖目标就是foo.c bar.c而命令中的$<和$@则是自动化变量,$<表示所有的依赖目标集(也就是foo.c bar.c),$@表示目标集(也就是foo.o bar.o)于是,上面的规则展开后等价于下面的规则:

    foo.o : foo.c

            $(CC) -c $(CFLAGS) foo.c -o foo.o

    bar.o : bar.c

            $(CC) -c $(CFLAGS) bar.c -o bar.o

试想,如果我们的%.o有几百个,那种我们只要用这种很简单的静态模式规则就可以写完一堆规则,实在是太有效率了静态模式规则的用法很灵活,如果用得好,那会一个很强大的功能再看一个例子:

    files = foo.elc bar.o lose.o

    $(filter %.o,$(files)): %.o: %.c

            $(CC) -c $(CFLAGS) $< -o $@

    $(filter %.elc,$(files)): %.elc: %.el

            emacs -f batch-byte-compile $<

$(filter %.o,$(files))表示调用Makefile的filter函数,过滤$filter集,只要其中模式为%.o的内容其的它内容,我就不用多说了吧这个例字展示了Makefile中更大的弹性

八自动生成依赖性

在Makefile中,我们的依赖关系可能会需要包含一系列的头文件,比如,如果我们的main.c中有一句#include "defs.h",那么我们的依赖关系应该是:

    main.o : main.c defs.h

但是,如果是一个比较大型的工程,你必需清楚哪些C文件包含了哪些头文件,并且,你在加入或删除头文件时,也需要小心地修改Makefile,这是一个很没有维护性的工作为了避免这种繁重而又容易出错的事情,我们可以使用C/C++编译的一个功能大多数的C/C++编译器都支持一个-M的选项,即自动找寻源文件中包含的头文件,并生成一个依赖关系例如,如果我们执行下面的命令:

    cc -M main.c

其输出是:

    main.o : main.c defs.h

于是由编译器自动生成的依赖关系,这样一来,你就不必再手动书写若干文件的依赖关系,而由编译器自动生成了需要提醒一句的是,如果你使用GNU的C/C++编译器,你得用-MM参数,不然,-M参数会把一些标准库的头文件也包含进来

    gcc -M main.c的输出是:

    main.o: main.c defs.h /usr/include/stdio.h /usr/include/features.h \

         /usr/include/sys/cdefs.h /usr/include/gnu/stubs.h \

         /usr/lib/gcc-lib/i486-suse-linux/2.95.3/include/stddef.h \

         /usr/include/bits/types.h /usr/include/bits/pthreadtypes.h \

         /usr/include/bits/sched.h /usr/include/libio.h \

         /usr/include/_G_config.h /usr/include/wchar.h \

         /usr/include/bits/wchar.h /usr/include/gconv.h \

         /usr/lib/gcc-lib/i486-suse-linux/2.95.3/include/stdarg.h \

         /usr/include/bits/stdio_lim.h

    gcc -MM main.c的输出则是:

    main.o: main.c defs.h

那么,编译器的这个功能如何与我们的Makefile联系在一起呢因为这样一来,我们的Makefile也要根据这些源文件重新生成,让Makefile自已依赖于源文件?这个功能并不现实,不过我们可以有其它手段来迂回地实现这一功能GNU组织建议把编译器为每一个源文件的自动生成的依赖关系放到一个文件中,为每一个name.c的文件都生成一个name.d的Makefile文件,[.d]文件中就存放对应[.c]文件的依赖关系

于是,我们可以写出[.c]文件和[.d]文件的依赖关系,并让make自动更新或自成[.d]文件,并把其包含在我们的主Makefile中,这样,我们就可以自动化地生成每个文件的依赖关系了

这里,我们给出了一个模式规则来产生[.d]文件:

    %.d: %.c

            @set -e; rm -f $@; \

             $(CC) -M $(CPPFLAGS) $< >; $@.$$$$; \

             sed 's,\($*\)\.o[ :]*,\1.o $@ : ,g' < $@.$$$$ >; $@; \

             rm -f $@.$$$$

这个规则的意思是,所有的[.d]文件依赖于[.c]文件,rm -f $@的意思是删除所有的目标,也就是[.d]文件,第二行的意思是,为每个依赖文件$<,也就是[.c]文件生成依赖文件,$@表示模式%.d文件,如果有一个C文件是name.c,那么%就是name,$$$$意为一个随机编号,第二行生成的文件有可能是name.d.12345,第三行使用sed命令做了一个替换,关于sed命令的用法请参看相关的使用文档第四行就是删除临时文件

总而言之,这个模式要做的事就是在编译器生成的依赖关系中加入[.d]文件的依赖,即把依赖关系:

    main.o : main.c defs.h

转成:

    main.o main.d : main.c defs.h

于是,我们的[.d]文件也会自动更新了,并会自动生成了,当然,你还可以在这个[.d]文件中加入的不只是依赖关系,包括生成的命令也可一并加入,让每个 [.d]文件都包含一个完赖的规则一旦我们完成这个工作,接下来,我们就要把这些自动生成的规则放进我们的主Makefile中我们可以使用 Makefile的include命令,来引入别的Makefile文件(前面讲过),例如:

    sources = foo.c bar.c

    include $(sources:.c=.d)

上述语句中的$(sources:.c=.d)中的.c=.d的意思是做一个替换,把变量$(sources)所有[.c]的字串都替换成[.d],关于这个替换的内容,在后面我会有更为详细的讲述当然,你得注意次序,因为include是按次来载入文件,最先载入的[.d]文件中的目标会成为默认目标


*********************************************************************************

书写命令

每条规则中的命令和操作系统Shell的命令行是一致的make会一按顺序一条一条的执行命令,每条命令的开头必须以[Tab]键开头,除非,命令是紧跟在依赖规则后面的分号后的在命令行之间中的空格或是空行会被忽略,但是如果该空格或空行是以Tab键开头的,那么make会认为其是一个空命令

我们在UNIX下可能会使用不同的Shell,但是make的命令默认是被/bin/shUNIX的标准Shell解释执行的除非你特别指定一个其它的ShellMakefile中,#是注释符,很像C/C++中的//,其后的本行字符都被注释

一显示命令

通常,make会把其要执行的命令行在命令执行前输出到屏幕上当我们用@字符在命令行前,那么,这个命令将不被make显示出来,最具代表性的例子是,我们用这个功能来像屏幕显示一些信息如:

    @echo 正在编译XXX模块......

当make执行时,会输出正在编译XXX模块......字串,但不会输出命令,如果没有@,那么,make将输出:

    echo 正在编译XXX模块......

    正在编译XXX模块......

如果make执行时,带入make参数-n或--just-print,那么其只是显示命令,但不会执行命令,这个功能很有利于我们调试我们的Makefile,看看我们书写的命令是执行起来是什么样子的或是什么顺序的

而make参数-s或--slient则是全面禁止命令的显示

 

二命令执行

当依赖目标新于目标时,也就是当规则的目标需要被更新时,make会一条一条的执行其后的命令需要注意的是,如果你要让上一条命令的结果应用在下一条命令时,你应该使用分号分隔这两条命令比如你的第一条命令是cd命令,你希望第二条命令得在cd之后的基础上运行,那么你就不能把这两条命令写在两行上,而应该把这两条命令写在一行上,用分号分隔如:

    示例一:

        exec:

                cd /home/hchen

                pwd

    示例二:

        exec:

                cd /home/hchen; pwd

当我们执行make exec时,第一个例子中的cd没有作用,pwd会打印出当前的Makefile目录,而第二个例子中,cd就起作用了,pwd会打印出/home/hchen

make 一般是使用环境变量SHELL中所定义的系统Shell来执行命令,默认情况下使用UNIX的标准Shell/bin/sh来执行命令但在MS-DOS下有点特殊,因为MS-DOS下没有SHELL环境变量,当然你也可以指定如果你指定了UNIX风格的目录形式,首先,make会在SHELL所指定的路径中找寻命令解释器,如果找不到,其会在当前盘符中的当前目录中寻找,如果再找不到,其会在PATH环境变量中所定义的所有路径中寻找MS-DOS中,如果你定义的命令解释器没有找到,其会给你的命令解释器加上诸如.exe.com.bat.sh等后缀

三命令出错

每当命令运行完后,make会检测每个命令的返回码,如果命令返回成功,那么make会执行下一条命令,当规则中所有的命令成功返回后,这个规则就算是成功完成了如果一个规则中的某个命令出错了(命令退出码非零),那么make就会终止执行当前规则,这将有可能终止所有规则的执行

有些时候,命令的出错并不表示就是错误的例如mkdir命令,我们一定需要建立一个目录,如果目录不存在,那么mkdir就成功执行,万事大吉,如果目录存在,那么就出错了我们之所以使用mkdir的意思就是一定要有这样的一个目录,于是我们就不希望mkdir出错而终止规则的运行

为了做到这一点,忽略命令的出错,我们可以在Makefile的命令行前加一个减号-(在Tab键之后),标记为不管命令出不出错都认为是成功的如:

   clean:

            -rm -f *.o

还有一个全局的办法是,给make加上-i或是--ignore-errors参数,那么,Makefile中所有命令都会忽略错误而如果一个规则是以.IGNORE作为目标的,那么这个规则中的所有命令将会忽略错误这些是不同级别的防止命令出错的方法,你可以根据你的不同喜欢设置

还有一个要提一下的make的参数的是-k或是--keep-going,这个参数的意思是,如果某规则中的命令出错了,那么就终目该规则的执行,但继续执行其它规则

四嵌套执行make

在一些大的工程中,我们会把我们不同模块或是不同功能的源文件放在不同的目录中,我们可以在每个目录中都书写一个该目录的Makefile,这有利于让我们的Makefile变得更加地简洁,而不至于把所有的东西全部写在一个Makefile中,这样会很难维护我们的Makefile,这个技术对于我们模块编译和分段编译有着非常大的好处

例如,我们有一个子目录叫subdir,这个目录下有个Makefile文件,来指明了这个目录下文件的编译规则那么我们总控的Makefile可以这样书写:

    subsystem:

            cd subdir && $(MAKE)

其等价于:

    subsystem:

            $(MAKE) -C subdir

定义$(MAKE)宏变量的意思是,也许我们的make需要一些参数,所以定义成一个变量比较利于维护这两个例子的意思都是先进入subdir目录,然后执行make命令

我们把这个Makefile叫做总控Makefile,总控Makefile的变量可以传递到下级的Makefile中(如果你显示的声明),但是不会覆盖下层的Makefile中所定义的变量,除非指定了-e参数

如果你要传递变量到下级Makefile中,那么你可以使用这样的声明:

    export <variable ...>;

如果你不想让某些变量传递到下级Makefile中,那么你可以这样声明: 

    unexport <variable ...>;

如:

    

    示例一:

        export variable = value

        其等价于:

        variable = value

        export variable

        其等价于:

        export variable := value

        其等价于:

        variable := value

        export variable

    示例二:

        export variable += value

        其等价于:

        variable += value

        export variable

如果你要传递所有的变量,那么,只要一个export就行了后面什么也不用跟,表示传递所有的变量

需要注意的是,有两个变量,一个是SHELL,一个是MAKEFLAGS,这两个变量不管你是否export,其总是要传递到下层Makefile中,特别是MAKEFILES变量,其中包含了make的参数信息,如果我们执行总控Makefile时有make参数或是在上层Makefile中定义了这个变量,那么MAKEFILES变量将会是这些参数,并会传递到下层Makefile中,这是一个系统级的环境变量

但是make命令中的有几个参数并不往下传递,它们是-C,-f,-h-o和-W(有关Makefile参数的细节将在后面说明),如果你不想往下层传递参数,那么,你可以这样来:

    subsystem:

            cd subdir && $(MAKE) MAKEFLAGS=

如果你定义了环境变量MAKEFLAGS,那么你得确信其中的选项是大家都会用到的,如果其中有-t,-n,和-q参数,那么将会有让你意想不到的结果,或许会让你异常地恐慌

还有一个在嵌套执行中比较有用的参数,-w或是--print-directory会在make的过程中输出一些信息,让你看到目前的工作目录比如,如果我们的下级make目录是/home/hchen/gnu/make,如果我们使用make -w来执行,那么当进入该目录时,我们会看到:

    make: Entering directory `/home/hchen/gnu/make'.

而在完成下层make后离开目录时,我们会看到:

    make: Leaving directory `/home/hchen/gnu/make'

当你使用-C参数来指定make下层Makefile时,-w会被自动打开的如果参数中有-s(--slient)或是--no-print-directory,那么,-w总是失效的

五定义命令包

如果Makefile中出现一些相同命令序列,那么我们可以为这些相同的命令序列定义一个变量定义这种命令序列的语法以define开始,以endef结束,如:

    define run-yacc

    yacc $(firstword $^)

    mv y.tab.c $@

    endef

这里,run-yacc是这个命令包的名字,其不要和Makefile中的变量重名在define和endef中的两行就是命令序列这个命令包中的第一个命令是运行Yacc程序,因为Yacc程序总是生成y.tab.c的文件,所以第二行的命令就是把这个文件改改名字还是把这个命令包放到一个示例中来看看吧

    foo.c : foo.y

            $(run-yacc)

我们可以看见,要使用这个命令包,我们就好像使用变量一样在这个命令包的使用中,命令包run-yacc中的$^就是foo.y,$@就是foo.c(有关这种以$开头的特殊变量,我们会在后面介绍),make在执行命令包时,命令包中的每个命令会被依次独立执行


 

*****************************************************************

使用变量

在 Makefile中的定义的变量,就像是C/C++语言中的宏一样,他代表了一个文本字串,在Makefile中执行的时候其会自动原模原样地展开在所使用的地方其与C/C++所不同的是,你可以在Makefile中改变其值在Makefile中,变量可以使用在目标,依赖目标,命令或是Makefile 的其它部分中

变量的命名字可以包含字符数字,下划线(可以是数字开头),但不应该含有:#=或是空字符(空格回车等)变量是大小写敏感的,fooFoo和FOO是三个不同的变量名传统的Makefile的变量名是全大写的命名方式,但我推荐使用大小写搭配的变量名,如:MakeFlags这样可以避免和系统的变量冲突,而发生意外的事情

有一些变量是很奇怪字串,如$<$@等,这些是自动化变量,我会在后面介绍

一变量的基础

变量在声明时需要给予初值,而在使用时,需要给在变量名前加上$符号,但最好用小括号()或是大括号{}把变量给包括起来如果你要使用真实的$字符,那么你需要用$$来表示

变量可以使用在许多地方,如规则中的目标依赖命令以及新的变量中先看一个例子:

    objects = program.o foo.o utils.o

    program : $(objects)

            cc -o program $(objects)

    $(objects) : defs.h

变量会在使用它的地方精确地展开,就像C/C++中的宏一样,例如:

    foo = c

    prog.o : prog.$(foo)

            $(foo)$(foo) -$(foo) prog.$(foo)

展开后得到:

    prog.o : prog.c

            cc -c prog.c

当然,千万不要在你的Makefile中这样干,这里只是举个例子来表明Makefile中的变量在使用处展开的真实样子可见其就是一个替代的原理

另外,给变量加上括号完全是为了更加安全地使用这个变量,在上面的例子中,如果你不想给变量加上括号,那也可以,但我还是强烈建议你给变量加上括号

二变量中的变量

在定义变量的值时,我们可以使用其它变量来构造变量的值,在Makefile中有两种方式来在用变量定义变量的值

先看第一种方式,也就是简单的使用=号,在=左侧是变量,右侧是变量的值,右侧变量的值可以定义在文件的任何一处,也就是说,右侧中的变量不一定非要是已定义好的值,其也可以使用后面定义的值如:

    foo = $(bar)

    bar = $(ugh)

    ugh = Huh?

    all:

            echo $(foo)

我们执行make all将会打出变量$(foo)的值是Huh?( $(foo)的值是$(bar),$(bar)的值是$(ugh),$(ugh)的值是Huh?)可见,变量是可以使用后面的变量来定义的

这个功能有好的地方,也有不好的地方,好的地方是,我们可以把变量的真实值推到后面来定义,如:

    CFLAGS = $(include_dirs) -O

    include_dirs = -Ifoo -Ibar

当CFLAGS在命令中被展开时,会是-Ifoo -Ibar -O但这种形式也有不好的地方,那就是递归定义,如:

    CFLAGS = $(CFLAGS) -O

    或:

    A = $(B)

    B = $(A)

这会让make陷入无限的变量展开过程中去,当然,我们的make是有能力检测这样的定义,并会报错还有就是如果在变量中使用函数,那么,这种方式会让我们的make运行时非常慢,更糟糕的是,他会使用得两个make的函数wildcard和shell发生不可预知的错误因为你不会知道这两个函数会被调用多少次

为了避免上面的这种方法,我们可以使用make中的另一种用变量来定义变量的方法这种方法使用的是:=操作符,如:

    x := foo

    y := $(x) bar

    x := later

其等价于:

    y := foo bar

    x := later

值得一提的是,这种方法,前面的变量不能使用后面的变量,只能使用前面已定义好了的变量如果是这样:

    y := $(x) bar

    x := foo

那么,y的值是bar,而不是foo bar

上面都是一些比较简单的变量使用了,让我们来看一个复杂的例子,其中包括了make的函数条件表达式和一个系统变量MAKELEVEL的使用:

    ifeq (0,${MAKELEVEL})

    cur-dir   := $(shell pwd)

    whoami    := $(shell whoami)

    host-type := $(shell arch)

    MAKE := ${MAKE} host-type=${host-type} whoami=${whoami}

    endif

关于条件表达式和函数,我们在后面再说,对于系统变量MAKELEVEL,其意思是,如果我们的make有一个嵌套执行的动作(参见前面的嵌套使用make),那么,这个变量会记录了我们的当前Makefile的调用层数

下面再介绍两个定义变量时我们需要知道的,请先看一个例子,如果我们要定义一个变量,其值是一个空格,那么我们可以这样来:

    nullstring :=

    space := $(nullstring) # end of the line

nullstring 是一个Empty变量,其中什么也没有,而我们的space的值是一个空格因为在操作符的右边是很难描述一个空格的,这里采用的技术很管用,先用一个 Empty变量来标明变量的值开始了,而后面采用#注释符来表示变量定义的终止,这样,我们可以定义出其值是一个空格的变量请注意这里关于#的使用,注释符#的这种特性值得我们注意,如果我们这样定义一个变量:

    dir := /foo/bar    # directory to put the frobs in

dir这个变量的值是/foo/bar,后面还跟了4个空格,如果我们这样使用这样变量来指定别的目录$(dir)/file那么就完蛋了

还有一个比较有用的操作符是?=,先看示例:

    FOO ?= bar

其含义是,如果FOO没有被定义过,那么变量FOO的值就是bar,如果FOO先前被定义过,那么这条语将什么也不做,其等价于:

    ifeq ($(origin FOO), undefined)

      FOO = bar

    endif

三变量高级用法

这里介绍两种变量的高级使用方法,第一种是变量值的替换

我们可以替换变量中的共有的部分,其格式是$(var:a=b)或是${var:a=b},其意思是,把变量var中所有以a字串结尾的a替换成b字串这里的结尾意思是空格或是结束符

还是看一个示例吧:

    foo := a.o b.o c.o

    bar := $(foo:.o=.c)

这个示例中,我们先定义了一个$(foo)变量,而第二行的意思是把$(foo)中所有以.o字串结尾全部替换成.c,所以我们的$(bar)的值就是a.c b.c c.c

另外一种变量替换的技术是以静态模式(参见前面章节)定义的,如:

    foo := a.o b.o c.o

    bar := $(foo:%.o=%.c)

这依赖于被替换字串中的有相同的模式,模式中必须包含一个%字符,这个例子同样让$(bar)变量的值为a.c b.c c.c 

第二种高级用法是把变量的值再当成变量先看一个例子:

    x = y

    y = z

    a := $($(x))

在这个例子中,$(x)的值是y,所以$($(x))就是$(y),于是$(a)的值就是z(注意,是x=y,而不是x=$(y))

我们还可以使用更多的层次:

    x = y

    y = z

    z = u

    a := $($($(x)))

这里的$(a)的值是u,相关的推导留给读者自己去做吧

让我们再复杂一点,使用上在变量定义中使用变量的第一个方式,来看一个例子:

    x = $(y)

    y = z

    z = Hello

    a := $($(x))

这里的$($(x))被替换成了$($(y)),因为$(y)值是z,所以,最终结果是:a:=$(z),也就是Hello

再复杂一点,我们再加上函数:

    x = variable1

    variable2 := Hello

    y = $(subst 1,2,$(x))

    z = y

    a := $($($(z)))

这个例子中,$($($(z)))扩展为$($(y)),而其再次被扩展为$($(subst 1,2,$(x)))$(x)的值是 variable1,subst函数把variable1中的所有1字串替换成2字串,于是,variable1变成variable2,再取其值,所以,最终,$(a)的值就是$(variable2)的值Hello(喔,好不容易)

在这种方式中,或要可以使用多个变量来组成一个变量的名字,然后再取其值:

    first_second = Hello

    a = first

    b = second

    all = $($a_$b)

这里的$a_$b组成了first_second,于是,$(all)的值就是Hello

再来看看结合第一种技术的例子:

    a_objects := a.o b.o c.o

    1_objects := 1.o 2.o 3.o

    sources := $($(a1)_objects:.o=.c)

这个例子中,如果$(a1)的值是a的话,那么,$(sources)的值就是a.c b.c c.c;如果$(a1)的值是1,那么$(sources)的值是1.c 2.c 3.c

再来看一个这种技术和函数与条件语句一同使用的例子:

    ifdef do_sort

    func := sort

    else

    func := strip

    endif

    bar := a d b g q c

    foo := $($(func) $(bar))

这个示例中,如果定义了do_sort,那么:foo := $(sort a d b g q c),于是$(foo)的值就是a b c d g q,而如果没有定义do_sort,那么:foo := $(sort a d b g q c),调用的就是strip函数

当然,把变量的值再当成变量这种技术,同样可以用在操作符的左边:

    dir = foo

    $(dir)_sources := $(wildcard $(dir)/*.c)

    define $(dir)_print

    lpr $($(dir)_sources)

    endef

这个例子中定义了三个变量:dir,foo_sources和foo_print

四追加变量值

我们可以使用+=操作符给变量追加值,如:

    objects = main.o foo.o bar.o utils.o

    objects += another.o

于是,我们的$(objects)值变成:main.o foo.o bar.o utils.o another.o(another.o被追加进去了)

使用+=操作符,可以模拟为下面的这种例子:

    objects = main.o foo.o bar.o utils.o

    objects := $(objects) another.o

所不同的是,用+=更为简洁

如果变量之前没有定义过,那么,+=会自动变成=,如果前面有变量定义,那么+=会继承于前次操作的赋值符如果前一次的是:=,那么+=会以:=作为其赋值符,如:

    variable := value

    variable += more

等价于:

    variable := value

    variable := $(variable) more

但如果是这种情况: 

    variable = value

    variable += more

由于前次的赋值符是=,所以+=也会以=来做为赋值,那么岂不会发生变量的递补归定义,这是很不好的,所以make会自动为我们解决这个问题,我们不必担心这个问题

五override 指示符

如果有变量是通常make的命令行参数设置的,那么Makefile中对这个变量的赋值会被忽略如果你想在Makefile中设置这类参数的值,那么,你可以使用override指示符其语法是:

    override <variable>; = <value>;

    override <variable>; := <value>;

当然,你还可以追加:

    override <variable>; += <more text>;

对于多行的变量定义,我们用define指示符,在define指示符前,也同样可以使用ovveride指示符,如:

    override define foo

    bar

    endef

 

六多行变量

 

还有一种设置变量值的方法是使用define关键字使用define关键字设置变量的值可以有换行,这有利于定义一系列的命令(前面我们讲过命令包的技术就是利用这个关键字)

define 指示符后面跟的是变量的名字,而重起一行定义变量的值,定义是以endef关键字结束其工作方式和=操作符一样变量的值可以包含函数命令文字,或是其它变量因为命令需要以[Tab]键开头,所以如果你用define定义的命令变量中没有以[Tab]键开头,那么make就不会把其认为是命令

下面的这个示例展示了define的用法:

    define two-lines

    echo foo

    echo $(bar)

    endef

七环境变量

make 运行时的系统环境变量可以在make开始运行时被载入到Makefile文件中,但是如果Makefile中已定义了这个变量,或是这个变量由make命令行带入,那么系统的环境变量的值将被覆盖(如果make指定了-e参数,那么,系统环境变量将覆盖Makefile中定义的变量)

因此,如果我们在环境变量中设置了CFLAGS环境变量,那么我们就可以在所有的Makefile中使用这个变量了这对于我们使用统一的编译参数有比较大的好处如果Makefile中定义了CFLAGS,那么则会使用Makefile中的这个变量,如果没有定义则使用系统环境变量的值,一个共性和个性的统一,很像全局变量和局部变量的特性

当make嵌套调用时(参见前面的嵌套调用章节),上层Makefile中定义的变量会以系统环境变量的方式传递到下层的Makefile中当然,默认情况下,只有通过命令行设置的变量会被传递而定义在文件中的变量,如果要向下层Makefile传递,则需要使用exprot关键字来声明(参见前面章节)

当然,我并不推荐把许多的变量都定义在系统环境中,这样,在我们执行不用的Makefile时,拥有的是同一套系统变量,这可能会带来更多的麻烦

八目标变量

前面我们所讲的在Makefile中定义的变量都是全局变量,在整个文件,我们都可以访问这些变量当然,自动化变量除外,如$<等这种类量的自动化变量就属于规则型变量,这种变量的值依赖于规则的目标和依赖目标的定义

当然,我样同样可以为某个目标设置局部变量,这种变量被称为Target-specific Variable,它可以和全局变量同名,因为它的作用范围只在这条规则以及连带规则中,所以其值也只在作用范围内有效而不会影响规则链以外的全局变量的值

其语法是:

    <target ...>; : <variable-assignment>;

    <target ...>; : overide <variable-assignment>;

<variable-assignment>;可以是前面讲过的各种赋值表达式,如=:=+=或是?=第二个语法是针对于make命令行带入的变量,或是系统环境变量

这个特性非常的有用,当我们设置了这样一个变量,这个变量会作用到由这个目标所引发的所有的规则中去如:

    prog : CFLAGS = -g

    prog : prog.o foo.o bar.o

            $(CC) $(CFLAGS) prog.o foo.o bar.o

    prog.o : prog.c

            $(CC) $(CFLAGS) prog.c

    foo.o : foo.c

            $(CC) $(CFLAGS) foo.c

    bar.o : bar.c

            $(CC) $(CFLAGS) bar.c

 

在这个示例中,不管全局的$(CFLAGS)的值是什么,在prog目标,以及其所引发的所有规则中(prog.o foo.o bar.o的规则),$(CFLAGS)的值都是-g

九模式变量

在GNU的make中,还支持模式变量(Pattern-specific Variable),通过上面的目标变量中,我们知道,变量可以定义在某个目标上模式变量的好处就是,我们可以给定一种模式,可以把变量定义在符合这种模式的所有目标上

我们知道,make的模式一般是至少含有一个%的,所以,我们可以以如下方式给所有以[.o]结尾的目标定义目标变量:

    %.o : CFLAGS = -O

同样,模式变量的语法和目标变量一样:

    <pattern ...>; : <variable-assignment>;

    <pattern ...>; : override <variable-assignment>;

override同样是针对于系统环境传入的变量,或是make命令行指定的变量

 

*********************************************************************************8

使用条件判断

使用条件判断,可以让make根据运行时的不同情况选择不同的执行分支条件表达式可以是比较变量的值,或是比较变量和常量的值

一示例

下面的例子,判断$(CC)变量是否gcc,如果是的话,则使用GNU函数编译目标

    libs_for_gcc = -lgnu

    normal_libs =

    foo: $(objects)

    ifeq ($(CC),gcc)

            $(CC) -o foo $(objects) $(libs_for_gcc)

    else

            $(CC) -o foo $(objects) $(normal_libs)

    endif

可见,在上面示例的这个规则中,目标foo可以根据变量$(CC)值来选取不同的函数库来编译程序

我们可以从上面的示例中看到三个关键字:ifeqelse和endififeq的意思表示条件语句的开始,并指定一个条件表达式,表达式包含两个参数,以逗号分隔,表达式以圆括号括起else表示条件表达式为假的情况endif表示一个条件语句的结束,任何一个条件表达式都应该以endif结束

当我们的变量$(CC)值是gcc时,目标foo的规则是:

    foo: $(objects)

            $(CC) -o foo $(objects) $(libs_for_gcc)

而当我们的变量$(CC)值不是gcc时(比如cc),目标foo的规则是:

    foo: $(objects)

            $(CC) -o foo $(objects) $(normal_libs)

当然,我们还可以把上面的那个例子写得更简洁一些:

    libs_for_gcc = -lgnu

    normal_libs =

    ifeq ($(CC),gcc)

      libs=$(libs_for_gcc)

    else

      libs=$(normal_libs)

    endif

    foo: $(objects)

            $(CC) -o foo $(objects) $(libs)

二语法

条件表达式的语法为:

    <conditional-directive>;

    <text-if-true>;

    endif

以及:

    <conditional-directive>;

    <text-if-true>;

    else

    <text-if-false>;

    endif

其中<conditional-directive>;表示条件关键字,如ifeq这个关键字有四个

第一个是我们前面所见过的ifeq

    ifeq (<arg1>;, <arg2>;) 

    ifeq '<arg1>;' '<arg2>;' 

    ifeq "<arg1>;" "<arg2>;" 

    ifeq "<arg1>;" '<arg2>;' 

    ifeq '<arg1>;' "<arg2>;" 

比较参数arg1和arg2的值是否相同当然,参数中我们还可以使用make的函数如:

    ifeq ($(strip $(foo)),)

    <text-if-empty>;

    endif

这个示例中使用了strip函数,如果这个函数的返回值是空(Empty),那么<text-if-empty>;就生效

第二个条件关键字是ifneq语法是:

    ifneq (<arg1>;, <arg2>;) 

    ifneq '<arg1>;' '<arg2>;' 

    ifneq "<arg1>;" "<arg2>;" 

    ifneq "<arg1>;" '<arg2>;' 

    ifneq '<arg1>;' "<arg2>;" 

其比较参数arg1和arg2的值是否相同,如果不同,则为真和ifeq类似

第三个条件关键字是ifdef语法是:

    ifdef <variable-name>; 

如果变量<variable-name>;的值非空,那到表达式为真否则,表达式为假当然,<variable-name>;同样可以是一个函数的返回值注意,ifdef只是测试一个变量是否有值,其并不会把变量扩展到当前位置还是来看两个例子:

    示例一:

    bar =

    foo = $(bar)

    ifdef foo

    frobozz = yes

    else

    frobozz = no

    endif

    示例二:

    foo =

    ifdef foo

    frobozz = yes

    else

    frobozz = no

    endif

第一个例子中,$(frobozz)值是yes,第二个则是no

第四个条件关键字是ifndef其语法是:

    ifndef <variable-name>;

这个我就不多说了,和ifdef是相反的意思

在<conditional-directive>;这一行上,多余的空格是被允许的,但是不能以[Tab]键做为开始(不然就被认为是命令)而注释符#同样也是安全的else和endif也一样,只要不是以[Tab]键开始就行了

特别注意的是,make是在读取Makefile时就计算条件表达式的值,并根据条件表达式的值来选择语句,所以,你最好不要把自动化变量(如$@等)放入条件表达式中,因为自动化变量是在运行时才有的

而且,为了避免混乱,make不允许把整个条件语句分成两部分放在不同的文件中

转载地址:http://vcfob.baihongyu.com/

你可能感兴趣的文章
MySQL源码安装总结(r12笔记第12天)
查看>>
花卉世界大观园和杂技之游
查看>>
在eclipse中配置MySQL源码环境(r12笔记第14天)
查看>>
Oracle数据误操作全面恢复实战(r11笔记第78天)
查看>>
MySQL中的double write(二)(r12笔记第17天)
查看>>
一个IT人和ppt的故事(r12笔记第39天)
查看>>
总结一下这一百天来的收获(r12笔记第100天)
查看>>
再见了,老铁
查看>>
一种Oracle快速的整合迁移方案(r12笔记第98天)
查看>>
IP地址定位区间的问题分析(r13笔记第9天)
查看>>
分分钟搭建MySQL Group Replication测试环境(二)(r12笔记第41天)
查看>>
数据架构难点-数据分布(r12笔记第43天)
查看>>
一个复杂的数据需求的MySQL方案
查看>>
Oracle 12cR2中的ADG会话保留特性
查看>>
高考数据分析和读书感悟
查看>>
MySQL的学习图谱(初版)
查看>>
MySQL中GTID和自增列的数据测试(r12笔记第38天)
查看>>
MySQL中的反连接(r12笔记第45天)
查看>>
Oracle和MySQL中短小精悍的SQL
查看>>
MySQL中需要注意的字段长度问题
查看>>